本模塊的功能是驗證實現(xiàn)和PC機進行基本的串口通信的功能。需要在PC機上安裝一個串口調試工具來驗證程序的功能。程序實現(xiàn)了一個收發(fā)一幀10個bit(即無奇偶校驗位)的串口控制器,10個bit是1位起始位,8個數(shù)據(jù)位,1個...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:6240 關鍵詞:VHDL設計的串口通信程序VHDL串口通信程序CPLD
PS2協(xié)議讀鍵盤值相當簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程. 1.明確接線關系,只需接4根線,VCC要+5V,3.3我測試過不能用,時鐘和數(shù)據(jù)線要用bidir雙向...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:3381 關鍵詞:怎樣實現(xiàn)Verilog模擬PS2協(xié)議Verilog
顯示原理: 八段數(shù)碼顯示管如圖1.1 所示,八段數(shù)碼管每一段為一發(fā)光二極管,共有a~g 以及小數(shù)點dp 八個發(fā)光二極管。將八段數(shù)碼管中的每個二極管的陰極并聯(lián)在一起,組成...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:3673 關鍵詞:CPLD設計的驅動數(shù)碼顯示電路案例FPGA數(shù)碼顯示二極管
一、摘要: SPI 接口應用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產(chǎn)生SPI 時序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術的發(fā)展,人們往往需要自己...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:2170 關鍵詞:FPGA設計的SPI自動發(fā)送模塊技術FPGAMCU
摘要:VMM是一種基于 SystemVerilog語言的驗證方法學,它通過引入斷言、抽象化、自動化與重用這四種機制提高了項目驗證的生產(chǎn)率。本文通過一個實例介紹怎樣利用 VMM建立基...
分類:EDA/PLD/PLC 時間:2010-06-18 閱讀:4127 關鍵詞:利用VMM建立基于事務的層次化驗證平臺Verilog語言SoC芯片
1 引言 某飛行器發(fā)射前,需測試飛行器各項參數(shù),參數(shù)測試是通過數(shù)據(jù)記錄器記錄飛行器數(shù)據(jù)并傳至地面測試臺。測試過程中,為了保證測試人員人身安全,飛行器和地面測試臺...
分類:EDA/PLD/PLC 時間:2010-06-17 閱讀:3147 關鍵詞:基于FPGA和LVDS技術的光纜傳輸技術DS92LV1021CLC001DS92LV1212CLC012FPGA
賽普拉斯為PSoC 5可編程片上系統(tǒng)架構推出新型開發(fā)平臺
賽普拉斯半導體公司日前宣布,為其革命性的PSoC 5可編程片上系統(tǒng)架構推出新型開發(fā)平臺。公司同時推出了兩款新型開發(fā)工具和PSoC Creator集成開發(fā)環(huán)境(IDE)的新版本,并宣布C...
分類:EDA/PLD/PLC 時間:2010-06-17 閱讀:4212 關鍵詞:賽普拉斯為PSoC 5可編程片上系統(tǒng)架構推出新型開發(fā)平臺CY8CKIT-001可編程片上系統(tǒng)
0 引言 傳統(tǒng)的定時器硬件連接比較復雜,可靠性差,而且計時時間短,難以滿足需要。本設計采用可編程芯片和VHDL語言進行軟硬件設計,不但可使硬件大為簡化,而且穩(wěn)定性也...
分類:EDA/PLD/PLC 時間:2010-06-12 閱讀:3663 關鍵詞:基于VHDL的99小時定時器設計及實現(xiàn)EP1C6Q240C8VHDL定時器
1 引言 激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時用與激光束同軸的壓縮氣體吹 走被熔化的材料,來完成所需軌跡圖形的切割或者 相應工藝品表面的雕刻...
分類:EDA/PLD/PLC 時間:2010-06-10 閱讀:2347 關鍵詞:基于CPLD的激光驅動電源的設計VIPER22AC220VCPLD驅動電源
摘要:本文根據(jù)發(fā)射激光信號的要求,采用CPLD產(chǎn)生了頻率及占空比可調的激光調制信號,利用視頻同步分離器LM1881實現(xiàn)了激光調制信號與視頻輸入信號的同步,保證了激光光束多...
分類:EDA/PLD/PLC 時間:2010-06-10 閱讀:2388 關鍵詞:基于CPLD的發(fā)射激光多頻率同步調制器EPM3128ATC100-10LM1881TDS3032BMAX3000ACPLD調制器
摘要 在信號傳輸中,BCH碼被廣泛應用于動態(tài)的實時無線通信中,而底層的單片機級信號傳輸往往只采用奇偶校驗等簡單方法。本文結合一些測控系統(tǒng)和監(jiān)控系統(tǒng)的開發(fā),提出一種用...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:2926 關鍵詞:基于匯編語言的BCH解碼校驗算法匯編語言
摘要 采用數(shù)字方法和模擬方法設計了一種分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實現(xiàn)對連續(xù)脈沖信號的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點,提高了系統(tǒng)反應速度。本系...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3499 關鍵詞:FPGA的多路可控脈沖延遲系統(tǒng)DS1020A3P250FPGA
O 引言 波束控制系統(tǒng)的基本功能是給天線陣列中各個移相器提供所需要的控制信號。除此基本功能外,現(xiàn)代雷達還要求波束控制系統(tǒng)高速高效、低成本、小型化,并具有波束控制...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:2480 關鍵詞:一種基于FPGA的雷達波束控制系統(tǒng)設計FPGA
基于CPLD的數(shù)據(jù)采集與顯示接口電路仿真設計
1 引言 CPLD稱為復雜可編程邏輯設計芯片,它是大規(guī)模可編程器件,具有高集成度、高可靠性、高速度的特點。CPLD是利用EDA技術進行電子系統(tǒng)設計的載體。硬件描述語言是EDA...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3708 關鍵詞:基于CPLD的數(shù)據(jù)采集與顯示接口電路仿真設計DAC0832ADC0809EPM7128AD0809CPLD顯示接口
Premier Farnell推出集成DesignLink接口的CAD工具EAGLE軟件第5.10.0 版本
派睿電子的母公司PremierFarnell集團近日宣布推出集成了DesignLink(數(shù)據(jù)轉換)接口的CAD工具EAGLE軟件第5.10.0版本。最新版CadSoft(PremierFarnell子公司)EAGLE軟件是同類產(chǎn)品中最為暢銷的CAD
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3878 關鍵詞:Premier Farnell推出集成DesignLink接口的CAD工具EAGLE軟件第5.10.0 版本
如果世上真的有典型或者通用的嵌入式系統(tǒng)應用,主流半導體公司的產(chǎn)品目錄一定會薄很多。現(xiàn)在設計人員不僅要從多種處理器架構中進行選擇(大多數(shù)嵌入式系統(tǒng)設計都以處理器內(nèi)...
分類:EDA/PLD/PLC 時間:2010-06-08 閱讀:2844 關鍵詞:整合ARM、FPGA與可編程模擬電路的單芯片方案ARMFPGA可編程模擬電路
可實現(xiàn)快速鎖定的FPGA片內(nèi)延時鎖相環(huán)設計
微電子技術的持續(xù)發(fā)展使得FPGA具有更高的系統(tǒng)集成度和工作頻率。系統(tǒng)性能較大程度上決定于系統(tǒng)的時鐘延遲和偏斜。由于FPGA具有豐富的可編程邏輯資源及時鐘網(wǎng)絡,隨之而來的...
分類:EDA/PLD/PLC 時間:2010-06-04 閱讀:2414 關鍵詞:可實現(xiàn)快速鎖定的FPGA片內(nèi)延時鎖相環(huán)設計FPGA
0 引言 VHDL超高速集成電路硬件描述語言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來的,是一種用于數(shù)字系統(tǒng)設計、測試,面向多領域、多層次的IEEE標準硬件描述語言。...
分類:EDA/PLD/PLC 時間:2010-06-03 閱讀:3521 關鍵詞:VHDL語言為核心的EDA技術在醫(yī)學中的應用VHDL語言
多節(jié)點大容量FPGA系統(tǒng)的遠程升級方法
摘要 針對目前廣泛使用的以大容量FPGA實現(xiàn)主要功能的多節(jié)點系統(tǒng)的遠程升級問題,提出了一種基于ATmega64單片機和RS485總線以及接入以太網(wǎng)的主控計算機的實現(xiàn)方案。該方案具有低成本等顯著的特點,可以簡單、有效地解...
分類:EDA/PLD/PLC 時間:2010-06-03 閱讀:3021 關鍵詞:多節(jié)點大容量FPGA系統(tǒng)的遠程升級方法SP485RSST36VF1601CXC3S4000FPGA

























