用PSoC Express實(shí)施透明無代碼PSoC應(yīng)用開發(fā)
PSoC作為可編程的系統(tǒng)級(jí)芯片(SoC),克服了SoC制設(shè)計(jì)制造周期長和成本高的缺點(diǎn)。其集成了微控制器以及嵌入式系統(tǒng)中通常位于微控制器周圍的模擬及數(shù)字組件。它具有混合信號(hào)ASIC的優(yōu)勢,同時(shí)又無需ASIC NRE或設(shè)計(jì)完成時(shí)...
分類:EDA/PLD/PLC 時(shí)間:2010-05-15 閱讀:2601 關(guān)鍵詞:用PSoC Express實(shí)施透明無代碼PSoC應(yīng)用開發(fā)可編程系統(tǒng)級(jí)芯片PSoC
VHDL設(shè)計(jì)的微型打印機(jī)控制器技術(shù)
1 引言 VHDL是一種面向設(shè)計(jì)、多層次的數(shù)字系統(tǒng)設(shè)計(jì)的標(biāo)準(zhǔn)化硬件描述語言,VHDL不需依賴馮·諾伊曼結(jié)構(gòu),可實(shí)現(xiàn)時(shí)序和真正并行設(shè)計(jì),從而開辟一種全新的數(shù)字系統(tǒng)的設(shè)計(jì)途徑。使用VHDL語言更便于建立層次結(jié)構(gòu)和元件...
分類:EDA/PLD/PLC 時(shí)間:2010-05-15 閱讀:2405 關(guān)鍵詞:VHDL設(shè)計(jì)的微型打印機(jī)控制器技術(shù)RS-232CVHDL
Virtex一5LXl10的ASlC原型開發(fā)平臺(tái)設(shè)計(jì)
引 言 目前ASIC設(shè)計(jì)的規(guī)模在不斷擴(kuò)大、復(fù)雜度在不斷增加,與此同時(shí),日益激烈的競爭使得今天的電子產(chǎn)品市場對(duì)產(chǎn)品進(jìn)入市場的時(shí)間極為敏感。如何提高驗(yàn)證的效率已成為一...
分類:EDA/PLD/PLC 時(shí)間:2010-05-14 閱讀:2652 關(guān)鍵詞:Virtex一5LXl10的ASlC原型開發(fā)平臺(tái)設(shè)計(jì)VirtexASlC
高速FPGA系統(tǒng)的信號(hào)完整性測試和分析
隨著FPGA的設(shè)計(jì)速度和容量的明顯增長,當(dāng)前流行的FPGA芯片都提供高速總線,例如DDR內(nèi)存總線,PCI-X總線、SPI總線;針對(duì)超高速的數(shù)據(jù)傳輸,F(xiàn)PGA通過集成SerDes提供高速串行IO,支持各種諸如PCI-E、GBE、XAUI等高速串...
分類:EDA/PLD/PLC 時(shí)間:2010-05-13 閱讀:3978 關(guān)鍵詞:高速FPGA系統(tǒng)的信號(hào)完整性測試和分析FPGA
CPLD應(yīng)用于嵌入式系統(tǒng)與CAN總線網(wǎng)絡(luò)通信
1.引言 可編程邏輯器件PLD(Programmable logic Device)就是由用戶進(jìn)行編程實(shí)現(xiàn)所需邏輯功能的數(shù)字專用集成電路ASIC。可編程邏輯器件在現(xiàn)代電子工程設(shè)計(jì)中得到了廣泛應(yīng)...
分類:EDA/PLD/PLC 時(shí)間:2010-05-13 閱讀:2239 關(guān)鍵詞:CPLD應(yīng)用于嵌入式系統(tǒng)與CAN總線網(wǎng)絡(luò)通信SJA1000T嵌入式系統(tǒng)CAN總線網(wǎng)絡(luò)通信CPLD可編程邏輯器
基于VerilogHDL的背景噪聲扣除電路設(shè)計(jì)
摘要:本文介紹了一種基于硬件描述語言VerilogHDL的背景噪聲扣除電路設(shè)計(jì),該設(shè)計(jì)與以往使用加減計(jì)數(shù)芯片組成的電路相比,具有與MCU接口簡單,軟件操作方便等優(yōu)點(diǎn)?! ? ...
分類:EDA/PLD/PLC 時(shí)間:2010-05-13 閱讀:3539 關(guān)鍵詞:基于VerilogHDL的背景噪聲扣除電路設(shè)計(jì)SN54HC193VerilogHDLMCU
可編程邏輯在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用
摘要:介紹了可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用。并運(yùn)用VHDL語言對(duì)采用Lattice公司的ispLSI1032E可編程邏輯器件所構(gòu)成的乘法器的結(jié)構(gòu)、原理及各位加法器的VHDL作了...
分類:EDA/PLD/PLC 時(shí)間:2010-05-12 閱讀:2002 關(guān)鍵詞:可編程邏輯在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用ISPLSI1032E數(shù)字信號(hào)信號(hào)處理系統(tǒng)可編程邏輯
基于CPLD的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)
0 引言 傳統(tǒng)的信號(hào)源設(shè)計(jì)常采用模擬分立元件或單片壓控函數(shù)發(fā)生器MAX038,可產(chǎn)生正弦波、方波、三角波,并通過調(diào)整外部元件改變輸出頻率,但由于采用模擬器件,所用元件的分散性太大,即使使用單片函數(shù)發(fā)生器,也...
分類:EDA/PLD/PLC 時(shí)間:2010-05-12 閱讀:4517 關(guān)鍵詞:基于CPLD的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)EPM7128SLC84-15TL084DAC0832MAX03880C196CPLD發(fā)生器
如何利用C和匯編語言混合編程實(shí)現(xiàn)DSP軟件設(shè)計(jì)
眾所周知,匯編語言具有更高的性能優(yōu)勢,而用C語言編碼則能更容易和快速地實(shí)現(xiàn)。DSP處理器功能的不斷增強(qiáng)以及編譯器優(yōu)化技術(shù)的提高,使得傳統(tǒng)的用匯編語言編寫DSP應(yīng)用程序的做法逐漸被淘汰?,F(xiàn)在的DSP應(yīng)用程序幾乎都...
分類:EDA/PLD/PLC 時(shí)間:2010-05-11 閱讀:5307 關(guān)鍵詞:如何利用C和匯編語言混合編程實(shí)現(xiàn)DSP軟件設(shè)計(jì)匯編語言DSPC代碼
在FPGA中實(shí)現(xiàn)源同步LVDS接收正確字對(duì)齊
在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時(shí)鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對(duì)齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會(huì)定義特殊的碼...
分類:EDA/PLD/PLC 時(shí)間:2010-05-10 閱讀:4545 關(guān)鍵詞:在FPGA中實(shí)現(xiàn)源同步LVDS接收正確字對(duì)齊SN65LVDS96SN65LVDS95FPGALVDS
基于VC++的制瓶機(jī)微機(jī)控制系統(tǒng)的串口通信
引言 制瓶機(jī)微機(jī)控制系統(tǒng)的基本功能是控制制瓶機(jī)的各個(gè)機(jī)械動(dòng)作,使其按照設(shè)定程序進(jìn)行工作。為了實(shí)現(xiàn)主機(jī)與下位機(jī)之間的控制操作和數(shù)據(jù)管理,需要通過串口連接具有數(shù)據(jù)采集和自動(dòng)控制功能的下位機(jī),然后由操作員...
分類:EDA/PLD/PLC 時(shí)間:2010-05-05 閱讀:3290 關(guān)鍵詞:基于VC++的制瓶機(jī)微機(jī)控制系統(tǒng)的串口通信PIC24FJ64GA008RS-232PIC24FJ64GAVC++串口通信
賽靈思推出 ISE 12設(shè)計(jì)套件用智能時(shí)鐘門控技術(shù)
賽靈思公司(Xilinx,Inc.)日前推出ISE12軟件設(shè)計(jì)套件,實(shí)現(xiàn)了具有更高設(shè)計(jì)生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE設(shè)計(jì)套件首次利用“智能”時(shí)鐘門控技術(shù),將動(dòng)態(tài)功耗降低多達(dá)30%。此外,該新型套件還提供了基于時(shí)序的...
分類:EDA/PLD/PLC 時(shí)間:2010-05-05 閱讀:3372 關(guān)鍵詞:賽靈思推出 ISE 12設(shè)計(jì)套件用智能時(shí)鐘門控技術(shù)FPGA
基于FPGA的可調(diào)信號(hào)源設(shè)計(jì)
傳統(tǒng)產(chǎn)品級(jí)信號(hào)源往往只能產(chǎn)生單一信號(hào),滿足不了科研和實(shí)際檢測的需要。尤其在復(fù)雜的航天環(huán)境實(shí)驗(yàn)中,需要信號(hào)源能產(chǎn)生不同種類和參數(shù)可調(diào)的信號(hào),作為系統(tǒng)自檢時(shí)的信號(hào)輸入,以此檢測目標(biāo)設(shè)備的工作狀態(tài)和各項(xiàng)性能...
分類:EDA/PLD/PLC 時(shí)間:2010-05-04 閱讀:2727 關(guān)鍵詞:基于FPGA的可調(diào)信號(hào)源設(shè)計(jì)FT245BMAQY210CY7C68013USB2.0DAC715FPGA可調(diào)信號(hào)源
以智能型混合信號(hào)FPGA開發(fā)真正符合需求的系統(tǒng)
單芯片系統(tǒng)對(duì)嵌入式系統(tǒng)設(shè)計(jì)師來說,往往會(huì)隨著其面對(duì)的不同的系統(tǒng)設(shè)計(jì)而各有不同。例如,在龐大的娛樂或通信消費(fèi)產(chǎn)品市場中,SoC意味著一顆具有數(shù)百萬邏輯門的集成電路(IC),其中包含許多大型定制邏輯模塊,并有將...
分類:EDA/PLD/PLC 時(shí)間:2010-05-04 閱讀:1875 關(guān)鍵詞:以智能型混合信號(hào)FPGA開發(fā)真正符合需求的系統(tǒng)FPGA
電磁干擾(EMI)是一種會(huì)通過導(dǎo)致意外響應(yīng)或完全工作實(shí)效從而影響電氣/電子設(shè)備性能的能量?! MI是由輻射電磁場或者感應(yīng)電壓和電流產(chǎn)生的。當(dāng)前高速數(shù)字系統(tǒng)中的高時(shí)鐘頻率和短邊率也會(huì)導(dǎo)致EMI問題?! 鲗?dǎo)和發(fā)射...
分類:EDA/PLD/PLC 時(shí)間:2010-04-29 閱讀:3213 關(guān)鍵詞:利用可編程展頻時(shí)鐘生成器來降低EMI干擾可編程時(shí)鐘生成器EMI
基于FPGA的面陣CCD驅(qū)動(dòng)電路的設(shè)計(jì)
0 引言 CCD(Charge Coupled Devices)電荷耦合器件是20世紀(jì)70年代初發(fā)展起來的新型半導(dǎo)體集成光電器件。近30年來,CCD器件及其應(yīng)用技術(shù)的研究取得飛速進(jìn)展,特別是在圖像...
分類:EDA/PLD/PLC 時(shí)間:2010-04-29 閱讀:3046 關(guān)鍵詞:基于FPGA的面陣CCD驅(qū)動(dòng)電路的設(shè)計(jì)DS0026ICL7667XC3S50EL7212TH7888AFPGACCD驅(qū)動(dòng)電路
利用FPGA協(xié)處理提升無線子系統(tǒng)的性能
您可以顯著提高無線系統(tǒng)中信號(hào)處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊?! 〕R娪跓o線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉...
分類:EDA/PLD/PLC 時(shí)間:2010-04-29 閱讀:1781 關(guān)鍵詞:利用FPGA協(xié)處理提升無線子系統(tǒng)的性能VIRTEX-4FPGA
65nm FPGA向多模無線基站為代表的高端應(yīng)用滲透
隨著TD-SCDMA進(jìn)入大規(guī)模商業(yè)實(shí)驗(yàn),WiMAX加入ITU成為第4個(gè)3G標(biāo)準(zhǔn),愛立信率先完成LTE全鏈路高速傳輸試驗(yàn),IMT-Advanced 開始提案征集,移動(dòng)通信越來越多地呈現(xiàn)了多標(biāo)準(zhǔn)共存的局面。在現(xiàn)實(shí)中則往往在一個(gè)站址上,同時(shí)...
分類:EDA/PLD/PLC 時(shí)間:2010-04-29 閱讀:2177 關(guān)鍵詞:65nm FPGA向多模無線基站為代表的高端應(yīng)用滲透FPGA無線基站
目前,在線仿真器(In Circuit Emulator,ICE)在嵌入式系統(tǒng)開發(fā)中被越來越多的工程師所采用。尤其是在國外嵌入式開發(fā)公司中,ICE是一種必備的調(diào)試工具,被大規(guī)模地應(yīng)用,以提高開發(fā)調(diào)試階段的效率。但在國內(nèi),由于調(diào)...
分類:EDA/PLD/PLC 時(shí)間:2010-04-29 閱讀:3709 關(guān)鍵詞:使用在線仿真器(ICE)進(jìn)行程序優(yōu)化仿真器
基于FPGA的工控領(lǐng)域監(jiān)控系統(tǒng)設(shè)計(jì)
摘要:給出了兩路輸入信號(hào)AD轉(zhuǎn)換器AD7705與FPGA的接口應(yīng)用方案,利用該方案可對(duì)工控領(lǐng)域后臺(tái)的溫度和電壓兩路信號(hào)進(jìn)行實(shí)時(shí)監(jiān)控。其中溫度信號(hào)是利用PT電阻值隨溫度變化的線...
分類:EDA/PLD/PLC 時(shí)間:2010-04-28 閱讀:2546 關(guān)鍵詞:基于FPGA的工控領(lǐng)域監(jiān)控系統(tǒng)設(shè)計(jì)AD7705FPGA















