作者:林世霖,華清遠見嵌入式學院深圳中心講師。類型轉(zhuǎn)換是C語言中常識性的知識點,但不注意又會有讓人迷惑的時候,來看一道筆試題:以下兩個程序片段A和B,問那個for循環(huán)能運行?A:------------------------------...
分類:EDA/PLD/PLC 時間:2010-01-27 閱讀:6080 關(guān)鍵詞:C語言類型轉(zhuǎn)換C語言
作者:高倩,謝海良 漯河職業(yè)技術(shù)學院 近年來,隨著生活水平的不斷改善,個人財富日益增長,人們對安全防盜的要求也逐漸提高。安全可靠、使用方便的電子密碼鎖成了人們...
分類:EDA/PLD/PLC 時間:2010-01-25 閱讀:4446 關(guān)鍵詞:基于Max+PlUsⅡ和VHDL的電子密碼鎖設(shè)計EPLK30QC208-2Max+PlUsⅡVHDL
賽靈思高性能40nm Virtex-6 FPGA系列通過驗證
賽靈思公司(Xilinx, Inc.)與半導體代工廠商聯(lián)華電子( UMC)共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex-6 FPGA,已經(jīng)完全通過生產(chǎn)前的驗證。這是雙方工程團隊為進一步...
分類:EDA/PLD/PLC 時間:2010-01-22 閱讀:3615 關(guān)鍵詞:賽靈思高性能40nm Virtex-6 FPGA系列通過驗證FPGA
基于C++TCL PLI聯(lián)合仿真下的芯片驗證方法研究
作者:潘聞融,周智 電子科技大學 0引言 當今社會,芯片技術(shù)與人們的生活密切相關(guān),在各種電子產(chǎn)品中都有芯片的身影,而且,它們往往是電子產(chǎn)品關(guān)鍵的技術(shù)。制造芯片的流程非常復雜而且資源投入巨大,保證芯片...
分類:EDA/PLD/PLC 時間:2010-01-20 閱讀:3280 關(guān)鍵詞:基于C++TCL PLI聯(lián)合仿真下的芯片驗證方法研究C++TCL 芯片
隨著FPGA密度的增加,系統(tǒng)設(shè)計人員能夠開發(fā)規(guī)模更大、更復雜的設(shè)計,從而將密度優(yōu)勢發(fā)揮到。這些大規(guī)模設(shè)計基于這樣的設(shè)計需求——需要在無線通道卡或者線路卡等現(xiàn)有應用中加入新功能,或者通過把兩種芯片功能合并到...
分類:EDA/PLD/PLC 時間:2010-01-13 閱讀:2086 關(guān)鍵詞:借助物理綜合提高FPGA設(shè)計效能FPGA
1 引 言 由于雷達所處的環(huán)境的復雜性,除了地物、云雨、鳥群等干擾外,還可能來自臨近的雷達異步干擾、電臺干擾等。所有的干擾,經(jīng)過接收機進入信號處理機,雖然經(jīng)過了中頻信號的處理,但還可能有殘余。因此,為...
分類:EDA/PLD/PLC 時間:2010-01-12 閱讀:2457 關(guān)鍵詞:雷達視頻積累算法在FPGA上的實現(xiàn)XC18V01AD9432XC3S1000FPGA
采用FPGA和DSP直接控制硬盤實現(xiàn)存儲控制的方法
摘 要 介紹了采用FPGA和DSP直接控制硬盤進行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求?! ? 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中的一個重要環(huán)節(jié),目前大部分數(shù)據(jù)存儲...
分類:EDA/PLD/PLC 時間:2010-01-11 閱讀:2951 關(guān)鍵詞:采用FPGA和DSP直接控制硬盤實現(xiàn)存儲控制的方法72V2101FPGADSP
利用基于SystemC/TLM的方法學進行IP開發(fā)和FPGA建模
隨著系統(tǒng)級芯片技術(shù)的出現(xiàn),設(shè)計規(guī)模正變得越來越大,因而變得非常復雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔當這一新的角色。上述這些因素正驅(qū)使設(shè)計師開發(fā)新的方法學,用于復雜IP(硬件和軟件)以及復...
分類:EDA/PLD/PLC 時間:2010-01-08 閱讀:2674 關(guān)鍵詞:利用基于SystemC/TLM的方法學進行IP開發(fā)和FPGA建模FPGA
基于EDA 技術(shù)(FPGA)的自動門控制系統(tǒng)設(shè)計
引 言 門和人類文明是孿生的,它伴隨著人類文明的發(fā)展而躍動。21 世紀的今天,門更加突出了安全理念,強調(diào)了有效性:有效地防范、通行、疏散,同時還突出了建筑藝術(shù)的理念,強調(diào)門與建筑以及周圍環(huán)境整體的協(xié)調(diào)、...
分類:EDA/PLD/PLC 時間:2010-01-08 閱讀:2893 關(guān)鍵詞:基于EDA 技術(shù)(FPGA)的自動門控制系統(tǒng)設(shè)計MC33033EDAFPGA控制系統(tǒng)
1.引言指針是C/C++語言的特色,而數(shù)組名與指針有太多的相似,甚至很多時候,數(shù)組名可以作為指針使用。于是乎,很多程序設(shè)計者就被搞糊涂了。而許多的大學老師,他們在C語言的教學過程中也錯誤得給學生講解:“數(shù)組名...
分類:EDA/PLD/PLC 時間:2010-01-06 閱讀:2485 關(guān)鍵詞:C/C++數(shù)組名與指針區(qū)別深層探索C/C++
采用中檔FPGA設(shè)計面向PCI Express系統(tǒng)的解決方案
基于ISA(工業(yè)標準架構(gòu))總線的擴展卡最初在1978年問世,由于要求提升系統(tǒng)整體性能,MCA(微通道架構(gòu))等總線系統(tǒng)或是擴展的ISA總線隨后也相繼出現(xiàn)。鑒于數(shù)據(jù)通道寬度(主要是8...
分類:EDA/PLD/PLC 時間:2010-01-05 閱讀:2894 關(guān)鍵詞:采用中檔FPGA設(shè)計面向PCI Express系統(tǒng)的解決方案FPGAPCIExpress系統(tǒng)
HDL設(shè)計和驗證與System Generator相結(jié)合
Xilinx®SystemGeneratoRForDSP是用來協(xié)助系統(tǒng)設(shè)計的MATLABSimulink模塊集。SystemGeneratorforDSP在熟悉的MATLAB環(huán)境中引入XilinxFPGA對象,讓您能夠?qū)υO(shè)計進行功能仿真,并且使用MATLAB環(huán)境對照理想?yún)⒖冀Y(jié)果驗...
分類:EDA/PLD/PLC 時間:2010-01-05 閱讀:2769 關(guān)鍵詞:HDL設(shè)計和驗證與System Generator相結(jié)合HDL
高度復雜的SoC設(shè)計正面臨著高可靠性、高質(zhì)量、低成本以及更短的產(chǎn)品上市周期等日益嚴峻的挑戰(zhàn)??蓽y性設(shè)計通過提高電路的可測試性,從而保證芯片的高質(zhì)量生產(chǎn)和制造。借助于EDA技術(shù),可以實現(xiàn)可測試性設(shè)計的自動化,...
分類:EDA/PLD/PLC 時間:2010-01-04 閱讀:3175 關(guān)鍵詞:利用EDA工具提高系統(tǒng)級芯片測試的效率EDA|芯片
C語言的編譯鏈接過程要把我們編寫的一個c程序(源代碼)轉(zhuǎn)換成可以在硬件上運行的程序(可執(zhí)行代碼),需要進行編譯和鏈接。編譯就是把文本形式源代碼翻譯為機器語言形式的目標文件的過程。鏈接是把目標文件、操作系...
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:14752 關(guān)鍵詞:C語言編譯過程總結(jié)詳解C語言
C語言中結(jié)構(gòu)體與聯(lián)合體的簡單用法
摘要:本文簡要分析結(jié)構(gòu)體、聯(lián)合體2種特殊的數(shù)據(jù)類型,結(jié)合鏈表和結(jié)構(gòu)體的綜合運用,詳細注釋創(chuàng)建鏈表的計算機執(zhí)行和處理的過程,并對一些概念結(jié)合代碼舉例分析,指出常見錯誤和問題。結(jié)構(gòu)體結(jié)構(gòu)體是一種特殊的數(shù)據(jù)...
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:8547 關(guān)鍵詞:C語言中結(jié)構(gòu)體與聯(lián)合體的簡單用法C語言
C語言中的“結(jié)構(gòu)體”其實就相當于其他高級語言中的“記錄”,結(jié)構(gòu)體的定義方法如下:例如:Structstudent{intnum;charname[20];charsex;intage;floatscore;charaddr[30];};(注意最后的
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:57810 關(guān)鍵詞:C語言結(jié)構(gòu)體定義C語言
函數(shù)名:fgets功能:從流中讀取一個字符串用法:char*fgets(char*string,intn,FILE*stream);形參注釋:*string:結(jié)果數(shù)據(jù)的首地址;n-1:一次讀入數(shù)據(jù)塊的長度,其默認值為1k,即1024;stream文
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:3503 關(guān)鍵詞:標準I/O庫函數(shù):fgets與gets比較分析
約瑟夫問題:N個人圍成一圈,從第M個位置開始按1.2.3...報數(shù)報到K的就出圈,請問出圈的人的順序.請用鏈表實現(xiàn)該功能。約瑟夫問題可以用循環(huán)單鏈表解決,循環(huán)單鏈表的特點是鏈表中最后一個節(jié)點的指針域不再是NULL,而是...
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:8865 關(guān)鍵詞:約瑟夫問題C語言代碼實現(xiàn)過程C語言
引言:對于指針,正確的分配動態(tài)內(nèi)存是十分重要的,本文將著重闡述動態(tài)內(nèi)存分配函數(shù)malloc,calloc,realloc以及memset的用法。 一、對于malloc,在終端輸入 #:man malloc可以知道函數(shù)原型是: Void *calloc(siz...
分類:EDA/PLD/PLC 時間:2009-12-31 閱讀:12433 關(guān)鍵詞:C語言動態(tài)內(nèi)存分配函數(shù)解析C語言
供應商、企業(yè)以及服務提供商認為100G系統(tǒng)最終會在市場上得到真正實施。推動其實施的主要力量是用戶持續(xù)不斷的寬帶需求。各種標準組織正在制定傳送網(wǎng)和以太網(wǎng)以及光接口100G標準。對于希望在標準發(fā)布之前,先期設(shè)計10...
分類:EDA/PLD/PLC 時間:2009-12-30 閱讀:2920 關(guān)鍵詞:采用FPGA實現(xiàn)100G光傳送網(wǎng)FPGA












