JFET 共源共柵提高了電流源性能
出處:維庫電子市場網(wǎng) 發(fā)布于:2024-10-12 16:21:37 | 414 次閱讀

當(dāng)柵源偏置電壓為 0V 時,N 溝道 JFET 在最大飽和漏極電流下作為耗盡型器件運行。與需要柵極偏置電壓才能導(dǎo)通的耗盡型 MOSFET 不同,JFET 在默認(rèn)導(dǎo)通狀態(tài)下工作,需要柵極偏置電壓來切斷導(dǎo)通。當(dāng)其柵源電壓相對于源極變得更負(fù)時,JFET 的漏極電流在夾斷電壓處變?yōu)榱恪?JFET 的漏極電流大致隨其柵極偏壓變化: I D ≈I DSS ×(1+V GS /V P ) 2,其中 I D 為漏極電流,I DSS 為飽和漏極電流,V GS 為柵極至柵極電壓。 -源電壓,V P 是夾斷電壓。
假設(shè)IC 1的輸出電壓V REF保持恒定在1.8V。由于輸出電壓驅(qū)動Q 2的柵極,因此IC 1的輸入電壓V IN等于V REF –V GS(Q2),即1.8V–(–1.2V)=3V。因此,Q 2的柵源電壓保持在其1.2V的標(biāo)稱夾斷電壓,并且隨著電流源的微小變化而同步變化。當(dāng)電源電壓從 3V 變化到 30V 以上時,輸入電壓幾乎保持恒定,正如您所期望的,因為 V REF 也保持恒定。共源共柵 FET 配置使電流源的諾頓等效電阻超過了電壓基準(zhǔn)和單獨的 R 1 的電阻 。您可以使用單個 JFET,但堆疊兩個 JFET 可以進(jìn)一步增強電路的有效阻抗。請注意,IC 1 不會降低精度,因為 JFET 使 IC 1的輸入電壓幾乎保持恒定,并且 IC 1 有效地消除了初始柵源電壓變化以及 Q 1 和 Q 2 引入的溫度效應(yīng)。
由V IN、V REF和V GS(Q2)組成的基爾霍夫電壓環(huán)路中的負(fù)反饋允許漏極電流達(dá)到滿足Q 2傳輸方程的 平衡偏置點。 Q 2的漏極電流由 (V REF /R 1 ) 加上 IC 1的內(nèi)部“內(nèi)務(wù)”電流 I GND之和組成,保持恒定。添加 Q 1可以將 Q 2輸出阻抗 的影響降低到微不足道的程度。調(diào)整 R 1的值 可在 200 ?A 至 5 mA 的有用范圍內(nèi)改變電路的輸出電流,其中 Q 2的飽和漏極電流規(guī)格規(guī)定了上限。如果您選擇具有較高飽和漏極電流的 JFET,請確保不超過 Q 1的最大功耗。
請注意,電路的電源電壓下限必須超過電路的順從電壓 3V 加上傳感器引入的壓降:I SOURCE ×R 2。電路的電源電壓上限不得超過I SOURCE ×R 2 +30V。例如,向 1kΩ 壓力傳感器橋 R 2提供 2.5mA 的電流,將電源電壓范圍限制為 5.5 至 32.5V。該電路的輸出電流在很寬的電源電壓范圍內(nèi)變化小于 1 ?A(圖 2 )。
上一篇:電磁閥保護(hù)電路
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。














