西門子推出TessentIJTAGPro,加速?gòu)?fù)雜半導(dǎo)體設(shè)計(jì)與測(cè)試進(jìn)程
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2025-11-07 11:17:00
西門子數(shù)字化工業(yè)軟件數(shù)字設(shè)計(jì)創(chuàng)作平臺(tái)副總裁兼總經(jīng)理?Ankur Gupta在當(dāng)今復(fù)雜的 IC 設(shè)計(jì)領(lǐng)域,優(yōu)化測(cè)試時(shí)間是一項(xiàng)重大挑戰(zhàn)。Tessent IJTAG Pro 借助西門子 SSN 架構(gòu),將傳統(tǒng)串行 IJTAG 操作轉(zhuǎn)化為高帶寬并行流程,不僅能加速測(cè)試進(jìn)程、降低測(cè)試相關(guān)成本,還能提供測(cè)試訪問所需的靈活性,以滿足行業(yè)不斷發(fā)展的需求。隨著半導(dǎo)體設(shè)計(jì)從 2D 架構(gòu)逐步演進(jìn)至全 3D IC 架構(gòu),無(wú)論是單個(gè)芯粒(chiplet),還是整個(gè) 3D IC 封裝,都能通過該軟件實(shí)現(xiàn)測(cè)試成本的節(jié)約。
Google 工程經(jīng)理Srinivas Vooka高帶寬 IJTAG 創(chuàng)新性地利用 SSN 總線架構(gòu),其測(cè)試向量傳輸速度遠(yuǎn)超傳統(tǒng)串行方式,大幅縮短了測(cè)試應(yīng)用時(shí)間,尤其在內(nèi)置自測(cè)試(BIST)與混合信號(hào) IP 測(cè)試場(chǎng)景中,效果更為顯著。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 晶體管與MOSFET的區(qū)別詳解2026/3/3 14:36:02
- 基于運(yùn)算跨導(dǎo)放大器(OTA)的有源濾波器綜合方法2026/3/3 14:19:50
- 連接器鍍層種類及性能對(duì)比2026/3/3 14:05:32
- 高頻DC-DC芯片的設(shè)計(jì)要點(diǎn)2026/3/2 11:48:08
- 柵極電荷Qg對(duì)MOSFET開關(guān)速度的影響2026/3/2 11:29:32









