說一說FPGA設計中不建議使用的電路
出處:維庫電子市場網(wǎng) 發(fā)布于:2016-12-21 14:58:40
2、 不建議使用行波時鐘。行波記數(shù)器雖然原理簡單,設計方便,但級連時鐘(行波時鐘)容易造成時鐘偏差(△T),級數(shù)多了,很可能會影響其控制的觸發(fā)器的建立/保持時間,使設計難度加大。轉換的方法是采用同步記數(shù)器,同步計數(shù)器用原理圖描述可能較難,但用HDL語言很簡單就可以描述一個4位計數(shù)器。
3、盡量避免采用多個時鐘,多使用觸發(fā)器的使能端來解決。在可編程邏輯器件設計時,由于時鐘建立應盡量避免采用多時鐘網(wǎng)絡,或者采用適當?shù)拇胧p少時鐘的個數(shù),使用頻率低的時鐘盡量簡化消除。
4、觸發(fā)器的置/復位端盡量避免出現(xiàn)毛刺,及自我復位電路等,只用一個全局復位信號。
5、電路中盡量避免“死循環(huán)”電路,如RS觸發(fā)器等。
6、禁止時鐘在不同可編程器件中級連,盡量降低時鐘到各個器件時鐘偏差值。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.58mhw.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 集成電路技術體系與場景化應用指南2026/1/8 10:10:43
- 集成電路傳統(tǒng)封裝:材料與工藝的全面解讀2025/8/1 10:32:18
- 一文讀懂TTL電路的基本結構、工作原理和特性2020/9/8 11:29:48
- 如何通過R10電位器線性改變VRF的電壓值2020/7/15 15:09:26
- 一種集成電路開短路測試方案詳解2023/6/21 15:50:05









